翻翻IP,好多都是02年设计的,以前的老大说造IP这事情,05年之前就做完了,现在是如何用这些IP来做SoC,如何跑在65nm以下。
digital IC最有价值的部分是写spec,实际工程中是synthesis和P&R最难,RTL只占实际工作非常非常小的部分。看看薪酬就知道了,后端的薪酬水年年在涨,前端基本不动。
digital IC设计要自学到能写写简单的RTL,能跑跑仿真是不难的。但是要想深入一个层次,必须对底层有更深入的理解。我以前的老大就经常鄙视我们说:“你们这代年轻工程师啊,就知道coding,根本不懂底层结构,没几个能学出师的”。而且现在满大街的微电子研究生,都狠难找工作,更何况是自学的,没流过片的呢,很少有企业愿意招没经验的。
对于现在的工艺来说,真正的digital IC是在前仿跑完才开始的,主要工作就是synthsize, P&R, clock tree blance
timing is everything
做ASIC的普遍看不起做FPGA的,不就是因为FPGA基本不用考虑timing的问题吗,前仿完了,基本就结束了,不会有什么问题了。